; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py UTC_ARGS: --version 2 ; RUN: llc -mtriple=aarch64-linux-gnu -mattr=+sve2p1,+bf16 < %s | FileCheck %s define @test_uzpq1_i8( %zn, %zm) { ; CHECK-LABEL: test_uzpq1_i8: ; CHECK: // %bb.0: ; CHECK-NEXT: uzpq1 z0.b, z0.b, z1.b ; CHECK-NEXT: ret %res = call @llvm.aarch64.sve.uzpq1.nxv16i8( %zn, %zm) ret %res } define @test_uzpq1_i16( %zn, %zm) { ; CHECK-LABEL: test_uzpq1_i16: ; CHECK: // %bb.0: ; CHECK-NEXT: uzpq1 z0.h, z0.h, z1.h ; CHECK-NEXT: ret %res = call @llvm.aarch64.sve.uzpq1.nxv8i16( %zn, %zm) ret %res } define @test_uzpq1_i32( %zn, %zm) { ; CHECK-LABEL: test_uzpq1_i32: ; CHECK: // %bb.0: ; CHECK-NEXT: uzpq1 z0.s, z0.s, z1.s ; CHECK-NEXT: ret %res = call @llvm.aarch64.sve.uzpq1.nxv4i32( %zn, %zm) ret %res } define @test_uzpq1_i64( %zn, %zm) { ; CHECK-LABEL: test_uzpq1_i64: ; CHECK: // %bb.0: ; CHECK-NEXT: uzpq1 z0.d, z0.d, z1.d ; CHECK-NEXT: ret %res = call @llvm.aarch64.sve.uzpq1.nxv2i64( %zn, %zm) ret %res } define @test_uzpq1_f16( %zn, %zm) { ; CHECK-LABEL: test_uzpq1_f16: ; CHECK: // %bb.0: ; CHECK-NEXT: uzpq1 z0.h, z0.h, z1.h ; CHECK-NEXT: ret %res = call @llvm.aarch64.sve.uzpq1.nxv8f16( %zn, %zm) ret %res } define @test_uzpq1_f32( %zn, %zm) { ; CHECK-LABEL: test_uzpq1_f32: ; CHECK: // %bb.0: ; CHECK-NEXT: uzpq1 z0.s, z0.s, z1.s ; CHECK-NEXT: ret %res = call @llvm.aarch64.sve.uzpq1.nxv4f32( %zn, %zm) ret %res } define @test_uzpq1_f64( %zn, %zm) { ; CHECK-LABEL: test_uzpq1_f64: ; CHECK: // %bb.0: ; CHECK-NEXT: uzpq1 z0.d, z0.d, z1.d ; CHECK-NEXT: ret %res = call @llvm.aarch64.sve.uzpq1.nxv2f64( %zn, %zm) ret %res } define @test_uzpq1_bf16( %zn, %zm) { ; CHECK-LABEL: test_uzpq1_bf16: ; CHECK: // %bb.0: ; CHECK-NEXT: uzpq1 z0.h, z0.h, z1.h ; CHECK-NEXT: ret %res = call @llvm.aarch64.sve.uzpq1.nxv8bf16( %zn, %zm) ret %res } declare @llvm.aarch64.sve.uzpq1.nxv16i8(, ) declare @llvm.aarch64.sve.uzpq1.nxv8i16(, ) declare @llvm.aarch64.sve.uzpq1.nxv4i32(, ) declare @llvm.aarch64.sve.uzpq1.nxv2i64(, ) declare @llvm.aarch64.sve.uzpq1.nxv8f16(, ) declare @llvm.aarch64.sve.uzpq1.nxv4f32(, ) declare @llvm.aarch64.sve.uzpq1.nxv2f64(, ) declare @llvm.aarch64.sve.uzpq1.nxv8bf16(, )