; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py ; RUN: sed 's/iXLen/i32/g' %s | llc -mtriple=riscv32 -mattr=+v \ ; RUN: -verify-machineinstrs | FileCheck %s --check-prefixes=CHECK,RV32 ; RUN: sed 's/iXLen/i64/g' %s | llc -mtriple=riscv64 -mattr=+v \ ; RUN: -verify-machineinstrs | FileCheck %s --check-prefixes=CHECK,RV64 declare @llvm.riscv.vmadd.nxv1i8.nxv1i8( , , , iXLen, iXLen); define @intrinsic_vmadd_vv_nxv1i8_nxv1i8_nxv1i8( %0, %1, %2, iXLen %3) nounwind { ; CHECK-LABEL: intrinsic_vmadd_vv_nxv1i8_nxv1i8_nxv1i8: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a0, e8, mf8, tu, ma ; CHECK-NEXT: vmadd.vv v8, v9, v10 ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.nxv1i8.nxv1i8( %0, %1, %2, iXLen %3, iXLen 0) ret %a } declare @llvm.riscv.vmadd.mask.nxv1i8.nxv1i8( , , , , iXLen, iXLen); define @intrinsic_vmadd_mask_vv_nxv1i8_nxv1i8_nxv1i8( %0, %1, %2, %3, iXLen %4) nounwind { ; CHECK-LABEL: intrinsic_vmadd_mask_vv_nxv1i8_nxv1i8_nxv1i8: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a0, e8, mf8, tu, mu ; CHECK-NEXT: vmadd.vv v8, v9, v10, v0.t ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.mask.nxv1i8.nxv1i8( %0, %1, %2, %3, iXLen %4, iXLen 0) ret %a } declare @llvm.riscv.vmadd.nxv2i8.nxv2i8( , , , iXLen, iXLen); define @intrinsic_vmadd_vv_nxv2i8_nxv2i8_nxv2i8( %0, %1, %2, iXLen %3) nounwind { ; CHECK-LABEL: intrinsic_vmadd_vv_nxv2i8_nxv2i8_nxv2i8: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a0, e8, mf4, tu, ma ; CHECK-NEXT: vmadd.vv v8, v9, v10 ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.nxv2i8.nxv2i8( %0, %1, %2, iXLen %3, iXLen 0) ret %a } declare @llvm.riscv.vmadd.mask.nxv2i8.nxv2i8( , , , , iXLen, iXLen); define @intrinsic_vmadd_mask_vv_nxv2i8_nxv2i8_nxv2i8( %0, %1, %2, %3, iXLen %4) nounwind { ; CHECK-LABEL: intrinsic_vmadd_mask_vv_nxv2i8_nxv2i8_nxv2i8: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a0, e8, mf4, tu, mu ; CHECK-NEXT: vmadd.vv v8, v9, v10, v0.t ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.mask.nxv2i8.nxv2i8( %0, %1, %2, %3, iXLen %4, iXLen 0) ret %a } declare @llvm.riscv.vmadd.nxv4i8.nxv4i8( , , , iXLen, iXLen); define @intrinsic_vmadd_vv_nxv4i8_nxv4i8_nxv4i8( %0, %1, %2, iXLen %3) nounwind { ; CHECK-LABEL: intrinsic_vmadd_vv_nxv4i8_nxv4i8_nxv4i8: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a0, e8, mf2, tu, ma ; CHECK-NEXT: vmadd.vv v8, v9, v10 ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.nxv4i8.nxv4i8( %0, %1, %2, iXLen %3, iXLen 0) ret %a } declare @llvm.riscv.vmadd.mask.nxv4i8.nxv4i8( , , , , iXLen, iXLen); define @intrinsic_vmadd_mask_vv_nxv4i8_nxv4i8_nxv4i8( %0, %1, %2, %3, iXLen %4) nounwind { ; CHECK-LABEL: intrinsic_vmadd_mask_vv_nxv4i8_nxv4i8_nxv4i8: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a0, e8, mf2, tu, mu ; CHECK-NEXT: vmadd.vv v8, v9, v10, v0.t ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.mask.nxv4i8.nxv4i8( %0, %1, %2, %3, iXLen %4, iXLen 0) ret %a } declare @llvm.riscv.vmadd.nxv8i8.nxv8i8( , , , iXLen, iXLen); define @intrinsic_vmadd_vv_nxv8i8_nxv8i8_nxv8i8( %0, %1, %2, iXLen %3) nounwind { ; CHECK-LABEL: intrinsic_vmadd_vv_nxv8i8_nxv8i8_nxv8i8: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a0, e8, m1, tu, ma ; CHECK-NEXT: vmadd.vv v8, v9, v10 ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.nxv8i8.nxv8i8( %0, %1, %2, iXLen %3, iXLen 0) ret %a } declare @llvm.riscv.vmadd.mask.nxv8i8.nxv8i8( , , , , iXLen, iXLen); define @intrinsic_vmadd_mask_vv_nxv8i8_nxv8i8_nxv8i8( %0, %1, %2, %3, iXLen %4) nounwind { ; CHECK-LABEL: intrinsic_vmadd_mask_vv_nxv8i8_nxv8i8_nxv8i8: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a0, e8, m1, tu, mu ; CHECK-NEXT: vmadd.vv v8, v9, v10, v0.t ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.mask.nxv8i8.nxv8i8( %0, %1, %2, %3, iXLen %4, iXLen 0) ret %a } declare @llvm.riscv.vmadd.nxv16i8.nxv16i8( , , , iXLen, iXLen); define @intrinsic_vmadd_vv_nxv16i8_nxv16i8_nxv16i8( %0, %1, %2, iXLen %3) nounwind { ; CHECK-LABEL: intrinsic_vmadd_vv_nxv16i8_nxv16i8_nxv16i8: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a0, e8, m2, tu, ma ; CHECK-NEXT: vmadd.vv v8, v10, v12 ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.nxv16i8.nxv16i8( %0, %1, %2, iXLen %3, iXLen 0) ret %a } declare @llvm.riscv.vmadd.mask.nxv16i8.nxv16i8( , , , , iXLen, iXLen); define @intrinsic_vmadd_mask_vv_nxv16i8_nxv16i8_nxv16i8( %0, %1, %2, %3, iXLen %4) nounwind { ; CHECK-LABEL: intrinsic_vmadd_mask_vv_nxv16i8_nxv16i8_nxv16i8: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a0, e8, m2, tu, mu ; CHECK-NEXT: vmadd.vv v8, v10, v12, v0.t ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.mask.nxv16i8.nxv16i8( %0, %1, %2, %3, iXLen %4, iXLen 0) ret %a } declare @llvm.riscv.vmadd.nxv32i8.nxv32i8( , , , iXLen, iXLen); define @intrinsic_vmadd_vv_nxv32i8_nxv32i8_nxv32i8( %0, %1, %2, iXLen %3) nounwind { ; CHECK-LABEL: intrinsic_vmadd_vv_nxv32i8_nxv32i8_nxv32i8: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a0, e8, m4, tu, ma ; CHECK-NEXT: vmadd.vv v8, v12, v16 ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.nxv32i8.nxv32i8( %0, %1, %2, iXLen %3, iXLen 0) ret %a } declare @llvm.riscv.vmadd.mask.nxv32i8.nxv32i8( , , , , iXLen, iXLen); define @intrinsic_vmadd_mask_vv_nxv32i8_nxv32i8_nxv32i8( %0, %1, %2, %3, iXLen %4) nounwind { ; CHECK-LABEL: intrinsic_vmadd_mask_vv_nxv32i8_nxv32i8_nxv32i8: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a0, e8, m4, tu, mu ; CHECK-NEXT: vmadd.vv v8, v12, v16, v0.t ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.mask.nxv32i8.nxv32i8( %0, %1, %2, %3, iXLen %4, iXLen 0) ret %a } declare @llvm.riscv.vmadd.nxv1i16.nxv1i16( , , , iXLen, iXLen); define @intrinsic_vmadd_vv_nxv1i16_nxv1i16_nxv1i16( %0, %1, %2, iXLen %3) nounwind { ; CHECK-LABEL: intrinsic_vmadd_vv_nxv1i16_nxv1i16_nxv1i16: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a0, e16, mf4, tu, ma ; CHECK-NEXT: vmadd.vv v8, v9, v10 ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.nxv1i16.nxv1i16( %0, %1, %2, iXLen %3, iXLen 0) ret %a } declare @llvm.riscv.vmadd.mask.nxv1i16.nxv1i16( , , , , iXLen, iXLen); define @intrinsic_vmadd_mask_vv_nxv1i16_nxv1i16_nxv1i16( %0, %1, %2, %3, iXLen %4) nounwind { ; CHECK-LABEL: intrinsic_vmadd_mask_vv_nxv1i16_nxv1i16_nxv1i16: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a0, e16, mf4, tu, mu ; CHECK-NEXT: vmadd.vv v8, v9, v10, v0.t ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.mask.nxv1i16.nxv1i16( %0, %1, %2, %3, iXLen %4, iXLen 0) ret %a } declare @llvm.riscv.vmadd.nxv2i16.nxv2i16( , , , iXLen, iXLen); define @intrinsic_vmadd_vv_nxv2i16_nxv2i16_nxv2i16( %0, %1, %2, iXLen %3) nounwind { ; CHECK-LABEL: intrinsic_vmadd_vv_nxv2i16_nxv2i16_nxv2i16: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a0, e16, mf2, tu, ma ; CHECK-NEXT: vmadd.vv v8, v9, v10 ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.nxv2i16.nxv2i16( %0, %1, %2, iXLen %3, iXLen 0) ret %a } declare @llvm.riscv.vmadd.mask.nxv2i16.nxv2i16( , , , , iXLen, iXLen); define @intrinsic_vmadd_mask_vv_nxv2i16_nxv2i16_nxv2i16( %0, %1, %2, %3, iXLen %4) nounwind { ; CHECK-LABEL: intrinsic_vmadd_mask_vv_nxv2i16_nxv2i16_nxv2i16: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a0, e16, mf2, tu, mu ; CHECK-NEXT: vmadd.vv v8, v9, v10, v0.t ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.mask.nxv2i16.nxv2i16( %0, %1, %2, %3, iXLen %4, iXLen 0) ret %a } declare @llvm.riscv.vmadd.nxv4i16.nxv4i16( , , , iXLen, iXLen); define @intrinsic_vmadd_vv_nxv4i16_nxv4i16_nxv4i16( %0, %1, %2, iXLen %3) nounwind { ; CHECK-LABEL: intrinsic_vmadd_vv_nxv4i16_nxv4i16_nxv4i16: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a0, e16, m1, tu, ma ; CHECK-NEXT: vmadd.vv v8, v9, v10 ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.nxv4i16.nxv4i16( %0, %1, %2, iXLen %3, iXLen 0) ret %a } declare @llvm.riscv.vmadd.mask.nxv4i16.nxv4i16( , , , , iXLen, iXLen); define @intrinsic_vmadd_mask_vv_nxv4i16_nxv4i16_nxv4i16( %0, %1, %2, %3, iXLen %4) nounwind { ; CHECK-LABEL: intrinsic_vmadd_mask_vv_nxv4i16_nxv4i16_nxv4i16: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a0, e16, m1, tu, mu ; CHECK-NEXT: vmadd.vv v8, v9, v10, v0.t ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.mask.nxv4i16.nxv4i16( %0, %1, %2, %3, iXLen %4, iXLen 0) ret %a } declare @llvm.riscv.vmadd.nxv8i16.nxv8i16( , , , iXLen, iXLen); define @intrinsic_vmadd_vv_nxv8i16_nxv8i16_nxv8i16( %0, %1, %2, iXLen %3) nounwind { ; CHECK-LABEL: intrinsic_vmadd_vv_nxv8i16_nxv8i16_nxv8i16: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a0, e16, m2, tu, ma ; CHECK-NEXT: vmadd.vv v8, v10, v12 ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.nxv8i16.nxv8i16( %0, %1, %2, iXLen %3, iXLen 0) ret %a } declare @llvm.riscv.vmadd.mask.nxv8i16.nxv8i16( , , , , iXLen, iXLen); define @intrinsic_vmadd_mask_vv_nxv8i16_nxv8i16_nxv8i16( %0, %1, %2, %3, iXLen %4) nounwind { ; CHECK-LABEL: intrinsic_vmadd_mask_vv_nxv8i16_nxv8i16_nxv8i16: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a0, e16, m2, tu, mu ; CHECK-NEXT: vmadd.vv v8, v10, v12, v0.t ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.mask.nxv8i16.nxv8i16( %0, %1, %2, %3, iXLen %4, iXLen 0) ret %a } declare @llvm.riscv.vmadd.nxv16i16.nxv16i16( , , , iXLen, iXLen); define @intrinsic_vmadd_vv_nxv16i16_nxv16i16_nxv16i16( %0, %1, %2, iXLen %3) nounwind { ; CHECK-LABEL: intrinsic_vmadd_vv_nxv16i16_nxv16i16_nxv16i16: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a0, e16, m4, tu, ma ; CHECK-NEXT: vmadd.vv v8, v12, v16 ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.nxv16i16.nxv16i16( %0, %1, %2, iXLen %3, iXLen 0) ret %a } declare @llvm.riscv.vmadd.mask.nxv16i16.nxv16i16( , , , , iXLen, iXLen); define @intrinsic_vmadd_mask_vv_nxv16i16_nxv16i16_nxv16i16( %0, %1, %2, %3, iXLen %4) nounwind { ; CHECK-LABEL: intrinsic_vmadd_mask_vv_nxv16i16_nxv16i16_nxv16i16: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a0, e16, m4, tu, mu ; CHECK-NEXT: vmadd.vv v8, v12, v16, v0.t ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.mask.nxv16i16.nxv16i16( %0, %1, %2, %3, iXLen %4, iXLen 0) ret %a } declare @llvm.riscv.vmadd.nxv1i32.nxv1i32( , , , iXLen, iXLen); define @intrinsic_vmadd_vv_nxv1i32_nxv1i32_nxv1i32( %0, %1, %2, iXLen %3) nounwind { ; CHECK-LABEL: intrinsic_vmadd_vv_nxv1i32_nxv1i32_nxv1i32: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a0, e32, mf2, tu, ma ; CHECK-NEXT: vmadd.vv v8, v9, v10 ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.nxv1i32.nxv1i32( %0, %1, %2, iXLen %3, iXLen 0) ret %a } declare @llvm.riscv.vmadd.mask.nxv1i32.nxv1i32( , , , , iXLen, iXLen); define @intrinsic_vmadd_mask_vv_nxv1i32_nxv1i32_nxv1i32( %0, %1, %2, %3, iXLen %4) nounwind { ; CHECK-LABEL: intrinsic_vmadd_mask_vv_nxv1i32_nxv1i32_nxv1i32: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a0, e32, mf2, tu, mu ; CHECK-NEXT: vmadd.vv v8, v9, v10, v0.t ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.mask.nxv1i32.nxv1i32( %0, %1, %2, %3, iXLen %4, iXLen 0) ret %a } declare @llvm.riscv.vmadd.nxv2i32.nxv2i32( , , , iXLen, iXLen); define @intrinsic_vmadd_vv_nxv2i32_nxv2i32_nxv2i32( %0, %1, %2, iXLen %3) nounwind { ; CHECK-LABEL: intrinsic_vmadd_vv_nxv2i32_nxv2i32_nxv2i32: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a0, e32, m1, tu, ma ; CHECK-NEXT: vmadd.vv v8, v9, v10 ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.nxv2i32.nxv2i32( %0, %1, %2, iXLen %3, iXLen 0) ret %a } declare @llvm.riscv.vmadd.mask.nxv2i32.nxv2i32( , , , , iXLen, iXLen); define @intrinsic_vmadd_mask_vv_nxv2i32_nxv2i32_nxv2i32( %0, %1, %2, %3, iXLen %4) nounwind { ; CHECK-LABEL: intrinsic_vmadd_mask_vv_nxv2i32_nxv2i32_nxv2i32: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a0, e32, m1, tu, mu ; CHECK-NEXT: vmadd.vv v8, v9, v10, v0.t ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.mask.nxv2i32.nxv2i32( %0, %1, %2, %3, iXLen %4, iXLen 0) ret %a } declare @llvm.riscv.vmadd.nxv4i32.nxv4i32( , , , iXLen, iXLen); define @intrinsic_vmadd_vv_nxv4i32_nxv4i32_nxv4i32( %0, %1, %2, iXLen %3) nounwind { ; CHECK-LABEL: intrinsic_vmadd_vv_nxv4i32_nxv4i32_nxv4i32: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a0, e32, m2, tu, ma ; CHECK-NEXT: vmadd.vv v8, v10, v12 ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.nxv4i32.nxv4i32( %0, %1, %2, iXLen %3, iXLen 0) ret %a } declare @llvm.riscv.vmadd.mask.nxv4i32.nxv4i32( , , , , iXLen, iXLen); define @intrinsic_vmadd_mask_vv_nxv4i32_nxv4i32_nxv4i32( %0, %1, %2, %3, iXLen %4) nounwind { ; CHECK-LABEL: intrinsic_vmadd_mask_vv_nxv4i32_nxv4i32_nxv4i32: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a0, e32, m2, tu, mu ; CHECK-NEXT: vmadd.vv v8, v10, v12, v0.t ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.mask.nxv4i32.nxv4i32( %0, %1, %2, %3, iXLen %4, iXLen 0) ret %a } declare @llvm.riscv.vmadd.nxv8i32.nxv8i32( , , , iXLen, iXLen); define @intrinsic_vmadd_vv_nxv8i32_nxv8i32_nxv8i32( %0, %1, %2, iXLen %3) nounwind { ; CHECK-LABEL: intrinsic_vmadd_vv_nxv8i32_nxv8i32_nxv8i32: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a0, e32, m4, tu, ma ; CHECK-NEXT: vmadd.vv v8, v12, v16 ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.nxv8i32.nxv8i32( %0, %1, %2, iXLen %3, iXLen 0) ret %a } declare @llvm.riscv.vmadd.mask.nxv8i32.nxv8i32( , , , , iXLen, iXLen); define @intrinsic_vmadd_mask_vv_nxv8i32_nxv8i32_nxv8i32( %0, %1, %2, %3, iXLen %4) nounwind { ; CHECK-LABEL: intrinsic_vmadd_mask_vv_nxv8i32_nxv8i32_nxv8i32: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a0, e32, m4, tu, mu ; CHECK-NEXT: vmadd.vv v8, v12, v16, v0.t ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.mask.nxv8i32.nxv8i32( %0, %1, %2, %3, iXLen %4, iXLen 0) ret %a } declare @llvm.riscv.vmadd.nxv1i64.nxv1i64( , , , iXLen, iXLen); define @intrinsic_vmadd_vv_nxv1i64_nxv1i64_nxv1i64( %0, %1, %2, iXLen %3) nounwind { ; CHECK-LABEL: intrinsic_vmadd_vv_nxv1i64_nxv1i64_nxv1i64: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a0, e64, m1, tu, ma ; CHECK-NEXT: vmadd.vv v8, v9, v10 ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.nxv1i64.nxv1i64( %0, %1, %2, iXLen %3, iXLen 0) ret %a } declare @llvm.riscv.vmadd.mask.nxv1i64.nxv1i64( , , , , iXLen, iXLen); define @intrinsic_vmadd_mask_vv_nxv1i64_nxv1i64_nxv1i64( %0, %1, %2, %3, iXLen %4) nounwind { ; CHECK-LABEL: intrinsic_vmadd_mask_vv_nxv1i64_nxv1i64_nxv1i64: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a0, e64, m1, tu, mu ; CHECK-NEXT: vmadd.vv v8, v9, v10, v0.t ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.mask.nxv1i64.nxv1i64( %0, %1, %2, %3, iXLen %4, iXLen 0) ret %a } declare @llvm.riscv.vmadd.nxv2i64.nxv2i64( , , , iXLen, iXLen); define @intrinsic_vmadd_vv_nxv2i64_nxv2i64_nxv2i64( %0, %1, %2, iXLen %3) nounwind { ; CHECK-LABEL: intrinsic_vmadd_vv_nxv2i64_nxv2i64_nxv2i64: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a0, e64, m2, tu, ma ; CHECK-NEXT: vmadd.vv v8, v10, v12 ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.nxv2i64.nxv2i64( %0, %1, %2, iXLen %3, iXLen 0) ret %a } declare @llvm.riscv.vmadd.mask.nxv2i64.nxv2i64( , , , , iXLen, iXLen); define @intrinsic_vmadd_mask_vv_nxv2i64_nxv2i64_nxv2i64( %0, %1, %2, %3, iXLen %4) nounwind { ; CHECK-LABEL: intrinsic_vmadd_mask_vv_nxv2i64_nxv2i64_nxv2i64: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a0, e64, m2, tu, mu ; CHECK-NEXT: vmadd.vv v8, v10, v12, v0.t ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.mask.nxv2i64.nxv2i64( %0, %1, %2, %3, iXLen %4, iXLen 0) ret %a } declare @llvm.riscv.vmadd.nxv4i64.nxv4i64( , , , iXLen, iXLen); define @intrinsic_vmadd_vv_nxv4i64_nxv4i64_nxv4i64( %0, %1, %2, iXLen %3) nounwind { ; CHECK-LABEL: intrinsic_vmadd_vv_nxv4i64_nxv4i64_nxv4i64: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a0, e64, m4, tu, ma ; CHECK-NEXT: vmadd.vv v8, v12, v16 ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.nxv4i64.nxv4i64( %0, %1, %2, iXLen %3, iXLen 0) ret %a } declare @llvm.riscv.vmadd.mask.nxv4i64.nxv4i64( , , , , iXLen, iXLen); define @intrinsic_vmadd_mask_vv_nxv4i64_nxv4i64_nxv4i64( %0, %1, %2, %3, iXLen %4) nounwind { ; CHECK-LABEL: intrinsic_vmadd_mask_vv_nxv4i64_nxv4i64_nxv4i64: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a0, e64, m4, tu, mu ; CHECK-NEXT: vmadd.vv v8, v12, v16, v0.t ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.mask.nxv4i64.nxv4i64( %0, %1, %2, %3, iXLen %4, iXLen 0) ret %a } declare @llvm.riscv.vmadd.nxv1i8.i8( , i8, , iXLen, iXLen); define @intrinsic_vmadd_vx_nxv1i8_i8_nxv1i8( %0, i8 %1, %2, iXLen %3) nounwind { ; CHECK-LABEL: intrinsic_vmadd_vx_nxv1i8_i8_nxv1i8: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a1, e8, mf8, tu, ma ; CHECK-NEXT: vmadd.vx v8, a0, v9 ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.nxv1i8.i8( %0, i8 %1, %2, iXLen %3, iXLen 0) ret %a } declare @llvm.riscv.vmadd.mask.nxv1i8.i8( , i8, , , iXLen, iXLen); define @intrinsic_vmadd_mask_vx_nxv1i8_i8_nxv1i8( %0, i8 %1, %2, %3, iXLen %4) nounwind { ; CHECK-LABEL: intrinsic_vmadd_mask_vx_nxv1i8_i8_nxv1i8: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a1, e8, mf8, tu, mu ; CHECK-NEXT: vmadd.vx v8, a0, v9, v0.t ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.mask.nxv1i8.i8( %0, i8 %1, %2, %3, iXLen %4, iXLen 0) ret %a } declare @llvm.riscv.vmadd.nxv2i8.i8( , i8, , iXLen, iXLen); define @intrinsic_vmadd_vx_nxv2i8_i8_nxv2i8( %0, i8 %1, %2, iXLen %3) nounwind { ; CHECK-LABEL: intrinsic_vmadd_vx_nxv2i8_i8_nxv2i8: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a1, e8, mf4, tu, ma ; CHECK-NEXT: vmadd.vx v8, a0, v9 ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.nxv2i8.i8( %0, i8 %1, %2, iXLen %3, iXLen 0) ret %a } declare @llvm.riscv.vmadd.mask.nxv2i8.i8( , i8, , , iXLen, iXLen); define @intrinsic_vmadd_mask_vx_nxv2i8_i8_nxv2i8( %0, i8 %1, %2, %3, iXLen %4) nounwind { ; CHECK-LABEL: intrinsic_vmadd_mask_vx_nxv2i8_i8_nxv2i8: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a1, e8, mf4, tu, mu ; CHECK-NEXT: vmadd.vx v8, a0, v9, v0.t ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.mask.nxv2i8.i8( %0, i8 %1, %2, %3, iXLen %4, iXLen 0) ret %a } declare @llvm.riscv.vmadd.nxv4i8.i8( , i8, , iXLen, iXLen); define @intrinsic_vmadd_vx_nxv4i8_i8_nxv4i8( %0, i8 %1, %2, iXLen %3) nounwind { ; CHECK-LABEL: intrinsic_vmadd_vx_nxv4i8_i8_nxv4i8: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a1, e8, mf2, tu, ma ; CHECK-NEXT: vmadd.vx v8, a0, v9 ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.nxv4i8.i8( %0, i8 %1, %2, iXLen %3, iXLen 0) ret %a } declare @llvm.riscv.vmadd.mask.nxv4i8.i8( , i8, , , iXLen, iXLen); define @intrinsic_vmadd_mask_vx_nxv4i8_i8_nxv4i8( %0, i8 %1, %2, %3, iXLen %4) nounwind { ; CHECK-LABEL: intrinsic_vmadd_mask_vx_nxv4i8_i8_nxv4i8: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a1, e8, mf2, tu, mu ; CHECK-NEXT: vmadd.vx v8, a0, v9, v0.t ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.mask.nxv4i8.i8( %0, i8 %1, %2, %3, iXLen %4, iXLen 0) ret %a } declare @llvm.riscv.vmadd.nxv8i8.i8( , i8, , iXLen, iXLen); define @intrinsic_vmadd_vx_nxv8i8_i8_nxv8i8( %0, i8 %1, %2, iXLen %3) nounwind { ; CHECK-LABEL: intrinsic_vmadd_vx_nxv8i8_i8_nxv8i8: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a1, e8, m1, tu, ma ; CHECK-NEXT: vmadd.vx v8, a0, v9 ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.nxv8i8.i8( %0, i8 %1, %2, iXLen %3, iXLen 0) ret %a } declare @llvm.riscv.vmadd.mask.nxv8i8.i8( , i8, , , iXLen, iXLen); define @intrinsic_vmadd_mask_vx_nxv8i8_i8_nxv8i8( %0, i8 %1, %2, %3, iXLen %4) nounwind { ; CHECK-LABEL: intrinsic_vmadd_mask_vx_nxv8i8_i8_nxv8i8: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a1, e8, m1, tu, mu ; CHECK-NEXT: vmadd.vx v8, a0, v9, v0.t ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.mask.nxv8i8.i8( %0, i8 %1, %2, %3, iXLen %4, iXLen 0) ret %a } declare @llvm.riscv.vmadd.nxv16i8.i8( , i8, , iXLen, iXLen); define @intrinsic_vmadd_vx_nxv16i8_i8_nxv16i8( %0, i8 %1, %2, iXLen %3) nounwind { ; CHECK-LABEL: intrinsic_vmadd_vx_nxv16i8_i8_nxv16i8: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a1, e8, m2, tu, ma ; CHECK-NEXT: vmadd.vx v8, a0, v10 ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.nxv16i8.i8( %0, i8 %1, %2, iXLen %3, iXLen 0) ret %a } declare @llvm.riscv.vmadd.mask.nxv16i8.i8( , i8, , , iXLen, iXLen); define @intrinsic_vmadd_mask_vx_nxv16i8_i8_nxv16i8( %0, i8 %1, %2, %3, iXLen %4) nounwind { ; CHECK-LABEL: intrinsic_vmadd_mask_vx_nxv16i8_i8_nxv16i8: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a1, e8, m2, tu, mu ; CHECK-NEXT: vmadd.vx v8, a0, v10, v0.t ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.mask.nxv16i8.i8( %0, i8 %1, %2, %3, iXLen %4, iXLen 0) ret %a } declare @llvm.riscv.vmadd.nxv32i8.i8( , i8, , iXLen, iXLen); define @intrinsic_vmadd_vx_nxv32i8_i8_nxv32i8( %0, i8 %1, %2, iXLen %3) nounwind { ; CHECK-LABEL: intrinsic_vmadd_vx_nxv32i8_i8_nxv32i8: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a1, e8, m4, tu, ma ; CHECK-NEXT: vmadd.vx v8, a0, v12 ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.nxv32i8.i8( %0, i8 %1, %2, iXLen %3, iXLen 0) ret %a } declare @llvm.riscv.vmadd.mask.nxv32i8.i8( , i8, , , iXLen, iXLen); define @intrinsic_vmadd_mask_vx_nxv32i8_i8_nxv32i8( %0, i8 %1, %2, %3, iXLen %4) nounwind { ; CHECK-LABEL: intrinsic_vmadd_mask_vx_nxv32i8_i8_nxv32i8: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a1, e8, m4, tu, mu ; CHECK-NEXT: vmadd.vx v8, a0, v12, v0.t ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.mask.nxv32i8.i8( %0, i8 %1, %2, %3, iXLen %4, iXLen 0) ret %a } declare @llvm.riscv.vmadd.nxv1i16.i16( , i16, , iXLen, iXLen); define @intrinsic_vmadd_vx_nxv1i16_i16_nxv1i16( %0, i16 %1, %2, iXLen %3) nounwind { ; CHECK-LABEL: intrinsic_vmadd_vx_nxv1i16_i16_nxv1i16: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a1, e16, mf4, tu, ma ; CHECK-NEXT: vmadd.vx v8, a0, v9 ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.nxv1i16.i16( %0, i16 %1, %2, iXLen %3, iXLen 0) ret %a } declare @llvm.riscv.vmadd.mask.nxv1i16.i16( , i16, , , iXLen, iXLen); define @intrinsic_vmadd_mask_vx_nxv1i16_i16_nxv1i16( %0, i16 %1, %2, %3, iXLen %4) nounwind { ; CHECK-LABEL: intrinsic_vmadd_mask_vx_nxv1i16_i16_nxv1i16: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a1, e16, mf4, tu, mu ; CHECK-NEXT: vmadd.vx v8, a0, v9, v0.t ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.mask.nxv1i16.i16( %0, i16 %1, %2, %3, iXLen %4, iXLen 0) ret %a } declare @llvm.riscv.vmadd.nxv2i16.i16( , i16, , iXLen, iXLen); define @intrinsic_vmadd_vx_nxv2i16_i16_nxv2i16( %0, i16 %1, %2, iXLen %3) nounwind { ; CHECK-LABEL: intrinsic_vmadd_vx_nxv2i16_i16_nxv2i16: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a1, e16, mf2, tu, ma ; CHECK-NEXT: vmadd.vx v8, a0, v9 ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.nxv2i16.i16( %0, i16 %1, %2, iXLen %3, iXLen 0) ret %a } declare @llvm.riscv.vmadd.mask.nxv2i16.i16( , i16, , , iXLen, iXLen); define @intrinsic_vmadd_mask_vx_nxv2i16_i16_nxv2i16( %0, i16 %1, %2, %3, iXLen %4) nounwind { ; CHECK-LABEL: intrinsic_vmadd_mask_vx_nxv2i16_i16_nxv2i16: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a1, e16, mf2, tu, mu ; CHECK-NEXT: vmadd.vx v8, a0, v9, v0.t ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.mask.nxv2i16.i16( %0, i16 %1, %2, %3, iXLen %4, iXLen 0) ret %a } declare @llvm.riscv.vmadd.nxv4i16.i16( , i16, , iXLen, iXLen); define @intrinsic_vmadd_vx_nxv4i16_i16_nxv4i16( %0, i16 %1, %2, iXLen %3) nounwind { ; CHECK-LABEL: intrinsic_vmadd_vx_nxv4i16_i16_nxv4i16: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a1, e16, m1, tu, ma ; CHECK-NEXT: vmadd.vx v8, a0, v9 ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.nxv4i16.i16( %0, i16 %1, %2, iXLen %3, iXLen 0) ret %a } declare @llvm.riscv.vmadd.mask.nxv4i16.i16( , i16, , , iXLen, iXLen); define @intrinsic_vmadd_mask_vx_nxv4i16_i16_nxv4i16( %0, i16 %1, %2, %3, iXLen %4) nounwind { ; CHECK-LABEL: intrinsic_vmadd_mask_vx_nxv4i16_i16_nxv4i16: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a1, e16, m1, tu, mu ; CHECK-NEXT: vmadd.vx v8, a0, v9, v0.t ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.mask.nxv4i16.i16( %0, i16 %1, %2, %3, iXLen %4, iXLen 0) ret %a } declare @llvm.riscv.vmadd.nxv8i16.i16( , i16, , iXLen, iXLen); define @intrinsic_vmadd_vx_nxv8i16_i16_nxv8i16( %0, i16 %1, %2, iXLen %3) nounwind { ; CHECK-LABEL: intrinsic_vmadd_vx_nxv8i16_i16_nxv8i16: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a1, e16, m2, tu, ma ; CHECK-NEXT: vmadd.vx v8, a0, v10 ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.nxv8i16.i16( %0, i16 %1, %2, iXLen %3, iXLen 0) ret %a } declare @llvm.riscv.vmadd.mask.nxv8i16.i16( , i16, , , iXLen, iXLen); define @intrinsic_vmadd_mask_vx_nxv8i16_i16_nxv8i16( %0, i16 %1, %2, %3, iXLen %4) nounwind { ; CHECK-LABEL: intrinsic_vmadd_mask_vx_nxv8i16_i16_nxv8i16: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a1, e16, m2, tu, mu ; CHECK-NEXT: vmadd.vx v8, a0, v10, v0.t ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.mask.nxv8i16.i16( %0, i16 %1, %2, %3, iXLen %4, iXLen 0) ret %a } declare @llvm.riscv.vmadd.nxv16i16.i16( , i16, , iXLen, iXLen); define @intrinsic_vmadd_vx_nxv16i16_i16_nxv16i16( %0, i16 %1, %2, iXLen %3) nounwind { ; CHECK-LABEL: intrinsic_vmadd_vx_nxv16i16_i16_nxv16i16: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a1, e16, m4, tu, ma ; CHECK-NEXT: vmadd.vx v8, a0, v12 ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.nxv16i16.i16( %0, i16 %1, %2, iXLen %3, iXLen 0) ret %a } declare @llvm.riscv.vmadd.mask.nxv16i16.i16( , i16, , , iXLen, iXLen); define @intrinsic_vmadd_mask_vx_nxv16i16_i16_nxv16i16( %0, i16 %1, %2, %3, iXLen %4) nounwind { ; CHECK-LABEL: intrinsic_vmadd_mask_vx_nxv16i16_i16_nxv16i16: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a1, e16, m4, tu, mu ; CHECK-NEXT: vmadd.vx v8, a0, v12, v0.t ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.mask.nxv16i16.i16( %0, i16 %1, %2, %3, iXLen %4, iXLen 0) ret %a } declare @llvm.riscv.vmadd.nxv1i32.i32( , i32, , iXLen, iXLen); define @intrinsic_vmadd_vx_nxv1i32_i32_nxv1i32( %0, i32 %1, %2, iXLen %3) nounwind { ; CHECK-LABEL: intrinsic_vmadd_vx_nxv1i32_i32_nxv1i32: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a1, e32, mf2, tu, ma ; CHECK-NEXT: vmadd.vx v8, a0, v9 ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.nxv1i32.i32( %0, i32 %1, %2, iXLen %3, iXLen 0) ret %a } declare @llvm.riscv.vmadd.mask.nxv1i32.i32( , i32, , , iXLen, iXLen); define @intrinsic_vmadd_mask_vx_nxv1i32_i32_nxv1i32( %0, i32 %1, %2, %3, iXLen %4) nounwind { ; CHECK-LABEL: intrinsic_vmadd_mask_vx_nxv1i32_i32_nxv1i32: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a1, e32, mf2, tu, mu ; CHECK-NEXT: vmadd.vx v8, a0, v9, v0.t ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.mask.nxv1i32.i32( %0, i32 %1, %2, %3, iXLen %4, iXLen 0) ret %a } declare @llvm.riscv.vmadd.nxv2i32.i32( , i32, , iXLen, iXLen); define @intrinsic_vmadd_vx_nxv2i32_i32_nxv2i32( %0, i32 %1, %2, iXLen %3) nounwind { ; CHECK-LABEL: intrinsic_vmadd_vx_nxv2i32_i32_nxv2i32: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a1, e32, m1, tu, ma ; CHECK-NEXT: vmadd.vx v8, a0, v9 ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.nxv2i32.i32( %0, i32 %1, %2, iXLen %3, iXLen 0) ret %a } declare @llvm.riscv.vmadd.mask.nxv2i32.i32( , i32, , , iXLen, iXLen); define @intrinsic_vmadd_mask_vx_nxv2i32_i32_nxv2i32( %0, i32 %1, %2, %3, iXLen %4) nounwind { ; CHECK-LABEL: intrinsic_vmadd_mask_vx_nxv2i32_i32_nxv2i32: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a1, e32, m1, tu, mu ; CHECK-NEXT: vmadd.vx v8, a0, v9, v0.t ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.mask.nxv2i32.i32( %0, i32 %1, %2, %3, iXLen %4, iXLen 0) ret %a } declare @llvm.riscv.vmadd.nxv4i32.i32( , i32, , iXLen, iXLen); define @intrinsic_vmadd_vx_nxv4i32_i32_nxv4i32( %0, i32 %1, %2, iXLen %3) nounwind { ; CHECK-LABEL: intrinsic_vmadd_vx_nxv4i32_i32_nxv4i32: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a1, e32, m2, tu, ma ; CHECK-NEXT: vmadd.vx v8, a0, v10 ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.nxv4i32.i32( %0, i32 %1, %2, iXLen %3, iXLen 0) ret %a } declare @llvm.riscv.vmadd.mask.nxv4i32.i32( , i32, , , iXLen, iXLen); define @intrinsic_vmadd_mask_vx_nxv4i32_i32_nxv4i32( %0, i32 %1, %2, %3, iXLen %4) nounwind { ; CHECK-LABEL: intrinsic_vmadd_mask_vx_nxv4i32_i32_nxv4i32: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a1, e32, m2, tu, mu ; CHECK-NEXT: vmadd.vx v8, a0, v10, v0.t ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.mask.nxv4i32.i32( %0, i32 %1, %2, %3, iXLen %4, iXLen 0) ret %a } declare @llvm.riscv.vmadd.nxv8i32.i32( , i32, , iXLen, iXLen); define @intrinsic_vmadd_vx_nxv8i32_i32_nxv8i32( %0, i32 %1, %2, iXLen %3) nounwind { ; CHECK-LABEL: intrinsic_vmadd_vx_nxv8i32_i32_nxv8i32: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a1, e32, m4, tu, ma ; CHECK-NEXT: vmadd.vx v8, a0, v12 ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.nxv8i32.i32( %0, i32 %1, %2, iXLen %3, iXLen 0) ret %a } declare @llvm.riscv.vmadd.mask.nxv8i32.i32( , i32, , , iXLen, iXLen); define @intrinsic_vmadd_mask_vx_nxv8i32_i32_nxv8i32( %0, i32 %1, %2, %3, iXLen %4) nounwind { ; CHECK-LABEL: intrinsic_vmadd_mask_vx_nxv8i32_i32_nxv8i32: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli zero, a1, e32, m4, tu, mu ; CHECK-NEXT: vmadd.vx v8, a0, v12, v0.t ; CHECK-NEXT: ret entry: %a = call @llvm.riscv.vmadd.mask.nxv8i32.i32( %0, i32 %1, %2, %3, iXLen %4, iXLen 0) ret %a } declare @llvm.riscv.vmadd.nxv1i64.i64( , i64, , iXLen, iXLen); define @intrinsic_vmadd_vx_nxv1i64_i64_nxv1i64( %0, i64 %1, %2, iXLen %3) nounwind { ; RV32-LABEL: intrinsic_vmadd_vx_nxv1i64_i64_nxv1i64: ; RV32: # %bb.0: # %entry ; RV32-NEXT: addi sp, sp, -16 ; RV32-NEXT: sw a1, 12(sp) ; RV32-NEXT: sw a0, 8(sp) ; RV32-NEXT: addi a0, sp, 8 ; RV32-NEXT: vsetvli zero, a2, e64, m1, ta, ma ; RV32-NEXT: vlse64.v v10, (a0), zero ; RV32-NEXT: vsetvli zero, zero, e64, m1, tu, ma ; RV32-NEXT: vmadd.vv v8, v10, v9 ; RV32-NEXT: addi sp, sp, 16 ; RV32-NEXT: ret ; ; RV64-LABEL: intrinsic_vmadd_vx_nxv1i64_i64_nxv1i64: ; RV64: # %bb.0: # %entry ; RV64-NEXT: vsetvli zero, a1, e64, m1, tu, ma ; RV64-NEXT: vmadd.vx v8, a0, v9 ; RV64-NEXT: ret entry: %a = call @llvm.riscv.vmadd.nxv1i64.i64( %0, i64 %1, %2, iXLen %3, iXLen 0) ret %a } declare @llvm.riscv.vmadd.mask.nxv1i64.i64( , i64, , , iXLen, iXLen); define @intrinsic_vmadd_mask_vx_nxv1i64_i64_nxv1i64( %0, i64 %1, %2, %3, iXLen %4) nounwind { ; RV32-LABEL: intrinsic_vmadd_mask_vx_nxv1i64_i64_nxv1i64: ; RV32: # %bb.0: # %entry ; RV32-NEXT: addi sp, sp, -16 ; RV32-NEXT: sw a1, 12(sp) ; RV32-NEXT: sw a0, 8(sp) ; RV32-NEXT: addi a0, sp, 8 ; RV32-NEXT: vsetvli zero, a2, e64, m1, ta, ma ; RV32-NEXT: vlse64.v v10, (a0), zero ; RV32-NEXT: vsetvli zero, zero, e64, m1, tu, mu ; RV32-NEXT: vmadd.vv v8, v10, v9, v0.t ; RV32-NEXT: addi sp, sp, 16 ; RV32-NEXT: ret ; ; RV64-LABEL: intrinsic_vmadd_mask_vx_nxv1i64_i64_nxv1i64: ; RV64: # %bb.0: # %entry ; RV64-NEXT: vsetvli zero, a1, e64, m1, tu, mu ; RV64-NEXT: vmadd.vx v8, a0, v9, v0.t ; RV64-NEXT: ret entry: %a = call @llvm.riscv.vmadd.mask.nxv1i64.i64( %0, i64 %1, %2, %3, iXLen %4, iXLen 0) ret %a } declare @llvm.riscv.vmadd.nxv2i64.i64( , i64, , iXLen, iXLen); define @intrinsic_vmadd_vx_nxv2i64_i64_nxv2i64( %0, i64 %1, %2, iXLen %3) nounwind { ; RV32-LABEL: intrinsic_vmadd_vx_nxv2i64_i64_nxv2i64: ; RV32: # %bb.0: # %entry ; RV32-NEXT: addi sp, sp, -16 ; RV32-NEXT: sw a1, 12(sp) ; RV32-NEXT: sw a0, 8(sp) ; RV32-NEXT: addi a0, sp, 8 ; RV32-NEXT: vsetvli zero, a2, e64, m2, ta, ma ; RV32-NEXT: vlse64.v v12, (a0), zero ; RV32-NEXT: vsetvli zero, zero, e64, m2, tu, ma ; RV32-NEXT: vmadd.vv v8, v12, v10 ; RV32-NEXT: addi sp, sp, 16 ; RV32-NEXT: ret ; ; RV64-LABEL: intrinsic_vmadd_vx_nxv2i64_i64_nxv2i64: ; RV64: # %bb.0: # %entry ; RV64-NEXT: vsetvli zero, a1, e64, m2, tu, ma ; RV64-NEXT: vmadd.vx v8, a0, v10 ; RV64-NEXT: ret entry: %a = call @llvm.riscv.vmadd.nxv2i64.i64( %0, i64 %1, %2, iXLen %3, iXLen 0) ret %a } declare @llvm.riscv.vmadd.mask.nxv2i64.i64( , i64, , , iXLen, iXLen); define @intrinsic_vmadd_mask_vx_nxv2i64_i64_nxv2i64( %0, i64 %1, %2, %3, iXLen %4) nounwind { ; RV32-LABEL: intrinsic_vmadd_mask_vx_nxv2i64_i64_nxv2i64: ; RV32: # %bb.0: # %entry ; RV32-NEXT: addi sp, sp, -16 ; RV32-NEXT: sw a1, 12(sp) ; RV32-NEXT: sw a0, 8(sp) ; RV32-NEXT: addi a0, sp, 8 ; RV32-NEXT: vsetvli zero, a2, e64, m2, ta, ma ; RV32-NEXT: vlse64.v v12, (a0), zero ; RV32-NEXT: vsetvli zero, zero, e64, m2, tu, mu ; RV32-NEXT: vmadd.vv v8, v12, v10, v0.t ; RV32-NEXT: addi sp, sp, 16 ; RV32-NEXT: ret ; ; RV64-LABEL: intrinsic_vmadd_mask_vx_nxv2i64_i64_nxv2i64: ; RV64: # %bb.0: # %entry ; RV64-NEXT: vsetvli zero, a1, e64, m2, tu, mu ; RV64-NEXT: vmadd.vx v8, a0, v10, v0.t ; RV64-NEXT: ret entry: %a = call @llvm.riscv.vmadd.mask.nxv2i64.i64( %0, i64 %1, %2, %3, iXLen %4, iXLen 0) ret %a } declare @llvm.riscv.vmadd.nxv4i64.i64( , i64, , iXLen, iXLen); define @intrinsic_vmadd_vx_nxv4i64_i64_nxv4i64( %0, i64 %1, %2, iXLen %3) nounwind { ; RV32-LABEL: intrinsic_vmadd_vx_nxv4i64_i64_nxv4i64: ; RV32: # %bb.0: # %entry ; RV32-NEXT: addi sp, sp, -16 ; RV32-NEXT: sw a1, 12(sp) ; RV32-NEXT: sw a0, 8(sp) ; RV32-NEXT: addi a0, sp, 8 ; RV32-NEXT: vsetvli zero, a2, e64, m4, ta, ma ; RV32-NEXT: vlse64.v v16, (a0), zero ; RV32-NEXT: vsetvli zero, zero, e64, m4, tu, ma ; RV32-NEXT: vmadd.vv v8, v16, v12 ; RV32-NEXT: addi sp, sp, 16 ; RV32-NEXT: ret ; ; RV64-LABEL: intrinsic_vmadd_vx_nxv4i64_i64_nxv4i64: ; RV64: # %bb.0: # %entry ; RV64-NEXT: vsetvli zero, a1, e64, m4, tu, ma ; RV64-NEXT: vmadd.vx v8, a0, v12 ; RV64-NEXT: ret entry: %a = call @llvm.riscv.vmadd.nxv4i64.i64( %0, i64 %1, %2, iXLen %3, iXLen 0) ret %a } declare @llvm.riscv.vmadd.mask.nxv4i64.i64( , i64, , , iXLen, iXLen); define @intrinsic_vmadd_mask_vx_nxv4i64_i64_nxv4i64( %0, i64 %1, %2, %3, iXLen %4) nounwind { ; RV32-LABEL: intrinsic_vmadd_mask_vx_nxv4i64_i64_nxv4i64: ; RV32: # %bb.0: # %entry ; RV32-NEXT: addi sp, sp, -16 ; RV32-NEXT: sw a1, 12(sp) ; RV32-NEXT: sw a0, 8(sp) ; RV32-NEXT: addi a0, sp, 8 ; RV32-NEXT: vsetvli zero, a2, e64, m4, ta, ma ; RV32-NEXT: vlse64.v v16, (a0), zero ; RV32-NEXT: vsetvli zero, zero, e64, m4, tu, mu ; RV32-NEXT: vmadd.vv v8, v16, v12, v0.t ; RV32-NEXT: addi sp, sp, 16 ; RV32-NEXT: ret ; ; RV64-LABEL: intrinsic_vmadd_mask_vx_nxv4i64_i64_nxv4i64: ; RV64: # %bb.0: # %entry ; RV64-NEXT: vsetvli zero, a1, e64, m4, tu, mu ; RV64-NEXT: vmadd.vx v8, a0, v12, v0.t ; RV64-NEXT: ret entry: %a = call @llvm.riscv.vmadd.mask.nxv4i64.i64( %0, i64 %1, %2, %3, iXLen %4, iXLen 0) ret %a }