; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py ; RUN: llc < %s -mtriple=i686-unknown-unknown -mattr=+sse2 | FileCheck %s --check-prefixes=SSE,SSE2,X86-SSE ; RUN: llc < %s -mtriple=i686-unknown-unknown -mattr=+sse4.2 | FileCheck %s --check-prefixes=SSE,SSE4,X86-SSE ; RUN: llc < %s -mtriple=i686-unknown-unknown -mattr=+avx | FileCheck %s --check-prefixes=AVX,AVX1,X86-AVX ; RUN: llc < %s -mtriple=i686-unknown-unknown -mattr=+avx2 | FileCheck %s --check-prefixes=AVX,AVX2,X86-AVX ; RUN: llc < %s -mtriple=x86_64-unknown-unknown -mattr=+sse2 | FileCheck %s --check-prefixes=SSE,SSE2,X64-SSE ; RUN: llc < %s -mtriple=x86_64-unknown-unknown -mattr=+sse4.2 | FileCheck %s --check-prefixes=SSE,SSE4,X64-SSE ; RUN: llc < %s -mtriple=x86_64-unknown-unknown -mattr=+avx | FileCheck %s --check-prefixes=AVX,AVX1,X64-AVX ; RUN: llc < %s -mtriple=x86_64-unknown-unknown -mattr=+avx2 | FileCheck %s --check-prefixes=AVX,AVX2,X64-AVX define <4 x i32> @trunc_ashr_v4i64(<4 x i64> %a) nounwind { ; SSE2-LABEL: trunc_ashr_v4i64: ; SSE2: # %bb.0: ; SSE2-NEXT: psrad $31, %xmm1 ; SSE2-NEXT: psrad $31, %xmm0 ; SSE2-NEXT: shufps {{.*#+}} xmm0 = xmm0[1,3],xmm1[1,3] ; SSE2-NEXT: ret{{[l|q]}} ; ; SSE4-LABEL: trunc_ashr_v4i64: ; SSE4: # %bb.0: ; SSE4-NEXT: pxor %xmm2, %xmm2 ; SSE4-NEXT: pxor %xmm3, %xmm3 ; SSE4-NEXT: pcmpgtq %xmm1, %xmm3 ; SSE4-NEXT: pcmpgtq %xmm0, %xmm2 ; SSE4-NEXT: packssdw %xmm3, %xmm2 ; SSE4-NEXT: movdqa %xmm2, %xmm0 ; SSE4-NEXT: ret{{[l|q]}} ; ; AVX1-LABEL: trunc_ashr_v4i64: ; AVX1: # %bb.0: ; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm1 ; AVX1-NEXT: vpxor %xmm2, %xmm2, %xmm2 ; AVX1-NEXT: vpcmpgtq %xmm1, %xmm2, %xmm1 ; AVX1-NEXT: vpcmpgtq %xmm0, %xmm2, %xmm0 ; AVX1-NEXT: vpackssdw %xmm1, %xmm0, %xmm0 ; AVX1-NEXT: vzeroupper ; AVX1-NEXT: ret{{[l|q]}} ; ; AVX2-LABEL: trunc_ashr_v4i64: ; AVX2: # %bb.0: ; AVX2-NEXT: vpxor %xmm1, %xmm1, %xmm1 ; AVX2-NEXT: vpcmpgtq %ymm0, %ymm1, %ymm0 ; AVX2-NEXT: vextracti128 $1, %ymm0, %xmm1 ; AVX2-NEXT: vpackssdw %xmm1, %xmm0, %xmm0 ; AVX2-NEXT: vzeroupper ; AVX2-NEXT: ret{{[l|q]}} %1 = ashr <4 x i64> %a, %2 = trunc <4 x i64> %1 to <4 x i32> ret <4 x i32> %2 } define <8 x i16> @trunc_ashr_v4i64_bitcast(<4 x i64> %a0) { ; SSE2-LABEL: trunc_ashr_v4i64_bitcast: ; SSE2: # %bb.0: ; SSE2-NEXT: pshufd {{.*#+}} xmm1 = xmm1[1,3,2,3] ; SSE2-NEXT: movdqa %xmm1, %xmm2 ; SSE2-NEXT: psrad $31, %xmm2 ; SSE2-NEXT: psrad $17, %xmm1 ; SSE2-NEXT: punpckldq {{.*#+}} xmm1 = xmm1[0],xmm2[0],xmm1[1],xmm2[1] ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm0[1,3,2,3] ; SSE2-NEXT: movdqa %xmm0, %xmm2 ; SSE2-NEXT: psrad $31, %xmm2 ; SSE2-NEXT: psrad $17, %xmm0 ; SSE2-NEXT: punpckldq {{.*#+}} xmm0 = xmm0[0],xmm2[0],xmm0[1],xmm2[1] ; SSE2-NEXT: packssdw %xmm1, %xmm0 ; SSE2-NEXT: ret{{[l|q]}} ; ; SSE4-LABEL: trunc_ashr_v4i64_bitcast: ; SSE4: # %bb.0: ; SSE4-NEXT: pshufd {{.*#+}} xmm2 = xmm1[1,1,3,3] ; SSE4-NEXT: psrad $31, %xmm1 ; SSE4-NEXT: psrad $17, %xmm2 ; SSE4-NEXT: pblendw {{.*#+}} xmm2 = xmm2[0,1],xmm1[2,3],xmm2[4,5],xmm1[6,7] ; SSE4-NEXT: pshufd {{.*#+}} xmm1 = xmm0[1,1,3,3] ; SSE4-NEXT: psrad $31, %xmm0 ; SSE4-NEXT: psrad $17, %xmm1 ; SSE4-NEXT: pblendw {{.*#+}} xmm0 = xmm1[0,1],xmm0[2,3],xmm1[4,5],xmm0[6,7] ; SSE4-NEXT: packssdw %xmm2, %xmm0 ; SSE4-NEXT: ret{{[l|q]}} ; ; AVX1-LABEL: trunc_ashr_v4i64_bitcast: ; AVX1: # %bb.0: ; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm1 ; AVX1-NEXT: vpsrad $31, %xmm1, %xmm2 ; AVX1-NEXT: vpshufd {{.*#+}} xmm1 = xmm1[1,1,3,3] ; AVX1-NEXT: vpsrad $17, %xmm1, %xmm1 ; AVX1-NEXT: vpblendw {{.*#+}} xmm1 = xmm1[0,1],xmm2[2,3],xmm1[4,5],xmm2[6,7] ; AVX1-NEXT: vpsrad $31, %xmm0, %xmm2 ; AVX1-NEXT: vpshufd {{.*#+}} xmm0 = xmm0[1,1,3,3] ; AVX1-NEXT: vpsrad $17, %xmm0, %xmm0 ; AVX1-NEXT: vpblendw {{.*#+}} xmm0 = xmm0[0,1],xmm2[2,3],xmm0[4,5],xmm2[6,7] ; AVX1-NEXT: vpackssdw %xmm1, %xmm0, %xmm0 ; AVX1-NEXT: vzeroupper ; AVX1-NEXT: ret{{[l|q]}} ; ; AVX2-LABEL: trunc_ashr_v4i64_bitcast: ; AVX2: # %bb.0: ; AVX2-NEXT: vpsrad $31, %ymm0, %ymm1 ; AVX2-NEXT: vpshufd {{.*#+}} ymm0 = ymm0[1,1,3,3,5,5,7,7] ; AVX2-NEXT: vpsrad $17, %ymm0, %ymm0 ; AVX2-NEXT: vpblendd {{.*#+}} ymm0 = ymm0[0],ymm1[1],ymm0[2],ymm1[3],ymm0[4],ymm1[5],ymm0[6],ymm1[7] ; AVX2-NEXT: vextracti128 $1, %ymm0, %xmm1 ; AVX2-NEXT: vpackssdw %xmm1, %xmm0, %xmm0 ; AVX2-NEXT: vzeroupper ; AVX2-NEXT: ret{{[l|q]}} %1 = ashr <4 x i64> %a0, %2 = bitcast <4 x i64> %1 to <8 x i32> %3 = trunc <8 x i32> %2 to <8 x i16> ret <8 x i16> %3 } define <8 x i16> @trunc_ashr_v8i32(<8 x i32> %a) nounwind { ; SSE-LABEL: trunc_ashr_v8i32: ; SSE: # %bb.0: ; SSE-NEXT: psrad $31, %xmm1 ; SSE-NEXT: psrad $31, %xmm0 ; SSE-NEXT: packssdw %xmm1, %xmm0 ; SSE-NEXT: ret{{[l|q]}} ; ; AVX1-LABEL: trunc_ashr_v8i32: ; AVX1: # %bb.0: ; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm1 ; AVX1-NEXT: vpsrad $31, %xmm1, %xmm1 ; AVX1-NEXT: vpsrad $31, %xmm0, %xmm0 ; AVX1-NEXT: vpackssdw %xmm1, %xmm0, %xmm0 ; AVX1-NEXT: vzeroupper ; AVX1-NEXT: ret{{[l|q]}} ; ; AVX2-LABEL: trunc_ashr_v8i32: ; AVX2: # %bb.0: ; AVX2-NEXT: vpsrad $31, %ymm0, %ymm0 ; AVX2-NEXT: vextracti128 $1, %ymm0, %xmm1 ; AVX2-NEXT: vpackssdw %xmm1, %xmm0, %xmm0 ; AVX2-NEXT: vzeroupper ; AVX2-NEXT: ret{{[l|q]}} %1 = ashr <8 x i32> %a, %2 = trunc <8 x i32> %1 to <8 x i16> ret <8 x i16> %2 } define <8 x i16> @trunc_ashr_v4i32_icmp_v4i32(<4 x i32> %a, <4 x i32> %b) nounwind { ; X86-SSE-LABEL: trunc_ashr_v4i32_icmp_v4i32: ; X86-SSE: # %bb.0: ; X86-SSE-NEXT: psrad $31, %xmm0 ; X86-SSE-NEXT: pcmpgtd {{\.?LCPI[0-9]+_[0-9]+}}, %xmm1 ; X86-SSE-NEXT: packssdw %xmm1, %xmm0 ; X86-SSE-NEXT: retl ; ; X86-AVX-LABEL: trunc_ashr_v4i32_icmp_v4i32: ; X86-AVX: # %bb.0: ; X86-AVX-NEXT: vpsrad $31, %xmm0, %xmm0 ; X86-AVX-NEXT: vpcmpgtd {{\.?LCPI[0-9]+_[0-9]+}}, %xmm1, %xmm1 ; X86-AVX-NEXT: vpackssdw %xmm1, %xmm0, %xmm0 ; X86-AVX-NEXT: retl ; ; X64-SSE-LABEL: trunc_ashr_v4i32_icmp_v4i32: ; X64-SSE: # %bb.0: ; X64-SSE-NEXT: psrad $31, %xmm0 ; X64-SSE-NEXT: pcmpgtd {{\.?LCPI[0-9]+_[0-9]+}}(%rip), %xmm1 ; X64-SSE-NEXT: packssdw %xmm1, %xmm0 ; X64-SSE-NEXT: retq ; ; X64-AVX-LABEL: trunc_ashr_v4i32_icmp_v4i32: ; X64-AVX: # %bb.0: ; X64-AVX-NEXT: vpsrad $31, %xmm0, %xmm0 ; X64-AVX-NEXT: vpcmpgtd {{\.?LCPI[0-9]+_[0-9]+}}(%rip), %xmm1, %xmm1 ; X64-AVX-NEXT: vpackssdw %xmm1, %xmm0, %xmm0 ; X64-AVX-NEXT: retq %1 = ashr <4 x i32> %a, %2 = icmp sgt <4 x i32> %b, %3 = sext <4 x i1> %2 to <4 x i32> %4 = shufflevector <4 x i32> %1, <4 x i32> %3, <8 x i32> %5 = trunc <8 x i32> %4 to <8 x i16> ret <8 x i16> %5 } define <8 x i16> @trunc_ashr_v4i64_demandedelts(<4 x i64> %a0) { ; SSE2-LABEL: trunc_ashr_v4i64_demandedelts: ; SSE2: # %bb.0: ; SSE2-NEXT: psllq $63, %xmm0 ; SSE2-NEXT: psllq $63, %xmm1 ; SSE2-NEXT: pshufd {{.*#+}} xmm1 = xmm1[1,1,1,1] ; SSE2-NEXT: psrad $31, %xmm1 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm0[1,1,1,1] ; SSE2-NEXT: psrad $31, %xmm0 ; SSE2-NEXT: packssdw %xmm1, %xmm0 ; SSE2-NEXT: ret{{[l|q]}} ; ; SSE4-LABEL: trunc_ashr_v4i64_demandedelts: ; SSE4: # %bb.0: ; SSE4-NEXT: psllq $63, %xmm0 ; SSE4-NEXT: pxor %xmm2, %xmm2 ; SSE4-NEXT: pxor %xmm3, %xmm3 ; SSE4-NEXT: pcmpgtq %xmm0, %xmm3 ; SSE4-NEXT: psllq $63, %xmm1 ; SSE4-NEXT: pcmpgtq %xmm1, %xmm2 ; SSE4-NEXT: pshufd {{.*#+}} xmm1 = xmm2[0,0,0,0] ; SSE4-NEXT: pshufd {{.*#+}} xmm0 = xmm3[0,0,0,0] ; SSE4-NEXT: packssdw %xmm1, %xmm0 ; SSE4-NEXT: ret{{[l|q]}} ; ; AVX1-LABEL: trunc_ashr_v4i64_demandedelts: ; AVX1: # %bb.0: ; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm1 ; AVX1-NEXT: vpsllq $63, %xmm1, %xmm1 ; AVX1-NEXT: vpxor %xmm2, %xmm2, %xmm2 ; AVX1-NEXT: vpcmpgtq %xmm1, %xmm2, %xmm1 ; AVX1-NEXT: vpsllq $63, %xmm0, %xmm0 ; AVX1-NEXT: vpcmpgtq %xmm0, %xmm2, %xmm0 ; AVX1-NEXT: vinsertf128 $1, %xmm1, %ymm0, %ymm0 ; AVX1-NEXT: vshufps {{.*#+}} ymm0 = ymm0[0,0,0,0,4,4,4,4] ; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm1 ; AVX1-NEXT: vpackssdw %xmm1, %xmm0, %xmm0 ; AVX1-NEXT: vzeroupper ; AVX1-NEXT: ret{{[l|q]}} ; ; AVX2-LABEL: trunc_ashr_v4i64_demandedelts: ; AVX2: # %bb.0: ; AVX2-NEXT: vpsllq $63, %ymm0, %ymm0 ; AVX2-NEXT: vpxor %xmm1, %xmm1, %xmm1 ; AVX2-NEXT: vpcmpgtq %ymm0, %ymm1, %ymm0 ; AVX2-NEXT: vpshufd {{.*#+}} ymm0 = ymm0[0,0,0,0,4,4,4,4] ; AVX2-NEXT: vextracti128 $1, %ymm0, %xmm1 ; AVX2-NEXT: vpackssdw %xmm1, %xmm0, %xmm0 ; AVX2-NEXT: vzeroupper ; AVX2-NEXT: ret{{[l|q]}} %1 = shl <4 x i64> %a0, %2 = ashr <4 x i64> %1, %3 = bitcast <4 x i64> %2 to <8 x i32> %4 = shufflevector <8 x i32> %3, <8 x i32> undef, <8 x i32> %5 = trunc <8 x i32> %4 to <8 x i16> ret <8 x i16> %5 } define <16 x i8> @packsswb_icmp_zero_128(<8 x i16> %a0) { ; SSE-LABEL: packsswb_icmp_zero_128: ; SSE: # %bb.0: ; SSE-NEXT: pxor %xmm1, %xmm1 ; SSE-NEXT: pcmpeqw %xmm1, %xmm0 ; SSE-NEXT: packsswb %xmm1, %xmm0 ; SSE-NEXT: ret{{[l|q]}} ; ; AVX-LABEL: packsswb_icmp_zero_128: ; AVX: # %bb.0: ; AVX-NEXT: vpxor %xmm1, %xmm1, %xmm1 ; AVX-NEXT: vpcmpeqw %xmm1, %xmm0, %xmm0 ; AVX-NEXT: vpacksswb %xmm1, %xmm0, %xmm0 ; AVX-NEXT: ret{{[l|q]}} %1 = icmp eq <8 x i16> %a0, zeroinitializer %2 = sext <8 x i1> %1 to <8 x i8> %3 = shufflevector <8 x i8> %2, <8 x i8> zeroinitializer, <16 x i32> ret <16 x i8> %3 } define <16 x i8> @packsswb_icmp_zero_trunc_128(<8 x i16> %a0) { ; SSE-LABEL: packsswb_icmp_zero_trunc_128: ; SSE: # %bb.0: ; SSE-NEXT: pxor %xmm1, %xmm1 ; SSE-NEXT: pcmpeqw %xmm1, %xmm0 ; SSE-NEXT: packsswb %xmm1, %xmm0 ; SSE-NEXT: ret{{[l|q]}} ; ; AVX-LABEL: packsswb_icmp_zero_trunc_128: ; AVX: # %bb.0: ; AVX-NEXT: vpxor %xmm1, %xmm1, %xmm1 ; AVX-NEXT: vpcmpeqw %xmm1, %xmm0, %xmm0 ; AVX-NEXT: vpacksswb %xmm1, %xmm0, %xmm0 ; AVX-NEXT: ret{{[l|q]}} %1 = icmp eq <8 x i16> %a0, zeroinitializer %2 = sext <8 x i1> %1 to <8 x i16> %3 = shufflevector <8 x i16> %2, <8 x i16> zeroinitializer, <16 x i32> %4 = trunc <16 x i16> %3 to <16 x i8> ret <16 x i8> %4 } define <32 x i8> @packsswb_icmp_zero_256(<16 x i16> %a0) { ; SSE-LABEL: packsswb_icmp_zero_256: ; SSE: # %bb.0: ; SSE-NEXT: pxor %xmm2, %xmm2 ; SSE-NEXT: pcmpeqw %xmm2, %xmm1 ; SSE-NEXT: pcmpeqw %xmm2, %xmm0 ; SSE-NEXT: pxor %xmm3, %xmm3 ; SSE-NEXT: packsswb %xmm0, %xmm3 ; SSE-NEXT: packsswb %xmm1, %xmm2 ; SSE-NEXT: movdqa %xmm3, %xmm0 ; SSE-NEXT: movdqa %xmm2, %xmm1 ; SSE-NEXT: ret{{[l|q]}} ; ; AVX1-LABEL: packsswb_icmp_zero_256: ; AVX1: # %bb.0: ; AVX1-NEXT: vpxor %xmm1, %xmm1, %xmm1 ; AVX1-NEXT: vpcmpeqw %xmm1, %xmm0, %xmm2 ; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm0 ; AVX1-NEXT: vpcmpeqw %xmm1, %xmm0, %xmm0 ; AVX1-NEXT: vpacksswb %xmm0, %xmm1, %xmm0 ; AVX1-NEXT: vpacksswb %xmm2, %xmm1, %xmm1 ; AVX1-NEXT: vinsertf128 $1, %xmm0, %ymm1, %ymm0 ; AVX1-NEXT: ret{{[l|q]}} ; ; AVX2-LABEL: packsswb_icmp_zero_256: ; AVX2: # %bb.0: ; AVX2-NEXT: vpxor %xmm1, %xmm1, %xmm1 ; AVX2-NEXT: vpcmpeqw %ymm1, %ymm0, %ymm0 ; AVX2-NEXT: vpacksswb %ymm0, %ymm1, %ymm0 ; AVX2-NEXT: ret{{[l|q]}} %1 = icmp eq <16 x i16> %a0, zeroinitializer %2 = sext <16 x i1> %1 to <16 x i16> %3 = bitcast <16 x i16> %2 to <32 x i8> %4 = shufflevector <32 x i8> zeroinitializer, <32 x i8> %3, <32 x i32> ret <32 x i8> %4 } define <32 x i8> @packsswb_icmp_zero_trunc_256(<16 x i16> %a0) { ; SSE-LABEL: packsswb_icmp_zero_trunc_256: ; SSE: # %bb.0: ; SSE-NEXT: pxor %xmm2, %xmm2 ; SSE-NEXT: pcmpeqw %xmm2, %xmm1 ; SSE-NEXT: pcmpeqw %xmm2, %xmm0 ; SSE-NEXT: pxor %xmm3, %xmm3 ; SSE-NEXT: packsswb %xmm0, %xmm3 ; SSE-NEXT: packsswb %xmm1, %xmm2 ; SSE-NEXT: movdqa %xmm3, %xmm0 ; SSE-NEXT: movdqa %xmm2, %xmm1 ; SSE-NEXT: ret{{[l|q]}} ; ; AVX1-LABEL: packsswb_icmp_zero_trunc_256: ; AVX1: # %bb.0: ; AVX1-NEXT: vpxor %xmm1, %xmm1, %xmm1 ; AVX1-NEXT: vpcmpeqw %xmm1, %xmm0, %xmm2 ; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm0 ; AVX1-NEXT: vpcmpeqw %xmm1, %xmm0, %xmm0 ; AVX1-NEXT: vpacksswb %xmm0, %xmm1, %xmm0 ; AVX1-NEXT: vpacksswb %xmm2, %xmm1, %xmm1 ; AVX1-NEXT: vinsertf128 $1, %xmm0, %ymm1, %ymm0 ; AVX1-NEXT: ret{{[l|q]}} ; ; AVX2-LABEL: packsswb_icmp_zero_trunc_256: ; AVX2: # %bb.0: ; AVX2-NEXT: vpxor %xmm1, %xmm1, %xmm1 ; AVX2-NEXT: vpcmpeqw %ymm1, %ymm0, %ymm0 ; AVX2-NEXT: vpacksswb %ymm0, %ymm1, %ymm0 ; AVX2-NEXT: vpermq {{.*#+}} ymm0 = ymm0[0,1,0,3] ; AVX2-NEXT: ret{{[l|q]}} %1 = icmp eq <16 x i16> %a0, zeroinitializer %2 = sext <16 x i1> %1 to <16 x i16> %3 = shufflevector <16 x i16> zeroinitializer, <16 x i16> %2, <32 x i32> %4 = trunc <32 x i16> %3 to <32 x i8> ret <32 x i8> %4 }